Path: blob/master/arch/blackfin/mach-bf538/ints-priority.c
10817 views
/*1* Set up the interrupt priorities2*3* Copyright 2008 Analog Devices Inc.4*5* Licensed under the GPL-2 or later.6*/78#include <linux/module.h>9#include <linux/irq.h>10#include <asm/blackfin.h>1112void __init program_IAR(void)13{1415/* Program the IAR0 Register with the configured priority */16bfin_write_SIC_IAR0(((CONFIG_IRQ_PLL_WAKEUP - 7) << IRQ_PLL_WAKEUP_POS) |17((CONFIG_IRQ_DMA0_ERROR - 7) << IRQ_DMA0_ERROR_POS) |18((CONFIG_IRQ_PPI_ERROR - 7) << IRQ_PPI_ERROR_POS) |19((CONFIG_IRQ_SPORT0_ERROR - 7) << IRQ_SPORT0_ERROR_POS) |20((CONFIG_IRQ_SPORT1_ERROR - 7) << IRQ_SPORT1_ERROR_POS) |21((CONFIG_IRQ_SPI0_ERROR - 7) << IRQ_SPI0_ERROR_POS) |22((CONFIG_IRQ_UART0_ERROR - 7) << IRQ_UART0_ERROR_POS) |23((CONFIG_IRQ_RTC - 7) << IRQ_RTC_POS));2425bfin_write_SIC_IAR1(((CONFIG_IRQ_PPI - 7) << IRQ_PPI_POS) |26((CONFIG_IRQ_SPORT0_RX - 7) << IRQ_SPORT0_RX_POS) |27((CONFIG_IRQ_SPORT0_TX - 7) << IRQ_SPORT0_TX_POS) |28((CONFIG_IRQ_SPORT1_RX - 7) << IRQ_SPORT1_RX_POS) |29((CONFIG_IRQ_SPORT1_TX - 7) << IRQ_SPORT1_TX_POS) |30((CONFIG_IRQ_SPI0 - 7) << IRQ_SPI0_POS) |31((CONFIG_IRQ_UART0_RX - 7) << IRQ_UART0_RX_POS) |32((CONFIG_IRQ_UART0_TX - 7) << IRQ_UART0_TX_POS));3334bfin_write_SIC_IAR2(((CONFIG_IRQ_TIMER0 - 7) << IRQ_TIMER0_POS) |35((CONFIG_IRQ_TIMER1 - 7) << IRQ_TIMER1_POS) |36((CONFIG_IRQ_TIMER2 - 7) << IRQ_TIMER2_POS) |37((CONFIG_IRQ_PORTF_INTA - 7) << IRQ_PORTF_INTA_POS) |38((CONFIG_IRQ_PORTF_INTB - 7) << IRQ_PORTF_INTB_POS) |39((CONFIG_IRQ_MEM0_DMA0 - 7) << IRQ_MEM0_DMA0_POS) |40((CONFIG_IRQ_MEM0_DMA1 - 7) << IRQ_MEM0_DMA1_POS) |41((CONFIG_IRQ_WATCH - 7) << IRQ_WATCH_POS));4243bfin_write_SIC_IAR3(((CONFIG_IRQ_DMA1_ERROR - 7) << IRQ_DMA1_ERROR_POS) |44((CONFIG_IRQ_SPORT2_ERROR - 7) << IRQ_SPORT2_ERROR_POS) |45((CONFIG_IRQ_SPORT3_ERROR - 7) << IRQ_SPORT3_ERROR_POS) |46((CONFIG_IRQ_SPI1_ERROR - 7) << IRQ_SPI1_ERROR_POS) |47((CONFIG_IRQ_SPI2_ERROR - 7) << IRQ_SPI2_ERROR_POS) |48((CONFIG_IRQ_UART1_ERROR - 7) << IRQ_UART1_ERROR_POS) |49((CONFIG_IRQ_UART2_ERROR - 7) << IRQ_UART2_ERROR_POS));5051bfin_write_SIC_IAR4(((CONFIG_IRQ_CAN_ERROR - 7) << IRQ_CAN_ERROR_POS) |52((CONFIG_IRQ_SPORT2_RX - 7) << IRQ_SPORT2_RX_POS) |53((CONFIG_IRQ_SPORT2_TX - 7) << IRQ_SPORT2_TX_POS) |54((CONFIG_IRQ_SPORT3_RX - 7) << IRQ_SPORT3_RX_POS) |55((CONFIG_IRQ_SPORT3_TX - 7) << IRQ_SPORT3_TX_POS) |56((CONFIG_IRQ_SPI1 - 7) << IRQ_SPI1_POS));5758bfin_write_SIC_IAR5(((CONFIG_IRQ_SPI2 - 7) << IRQ_SPI2_POS) |59((CONFIG_IRQ_UART1_RX - 7) << IRQ_UART1_RX_POS) |60((CONFIG_IRQ_UART1_TX - 7) << IRQ_UART1_TX_POS) |61((CONFIG_IRQ_UART2_RX - 7) << IRQ_UART2_RX_POS) |62((CONFIG_IRQ_UART2_TX - 7) << IRQ_UART2_TX_POS) |63((CONFIG_IRQ_TWI0 - 7) << IRQ_TWI0_POS) |64((CONFIG_IRQ_TWI1 - 7) << IRQ_TWI1_POS) |65((CONFIG_IRQ_CAN_RX - 7) << IRQ_CAN_RX_POS));6667bfin_write_SIC_IAR6(((CONFIG_IRQ_CAN_TX - 7) << IRQ_CAN_TX_POS) |68((CONFIG_IRQ_MEM1_DMA0 - 7) << IRQ_MEM1_DMA0_POS) |69((CONFIG_IRQ_MEM1_DMA1 - 7) << IRQ_MEM1_DMA1_POS));7071SSYNC();72}737475