Path: blob/master/include/dt-bindings/reset/imx8mp-reset.h
26282 views
/* SPDX-License-Identifier: GPL-2.0-only */1/*2* Copyright 2020 NXP3*/45#ifndef DT_BINDING_RESET_IMX8MP_H6#define DT_BINDING_RESET_IMX8MP_H78#define IMX8MP_RESET_A53_CORE_POR_RESET0 09#define IMX8MP_RESET_A53_CORE_POR_RESET1 110#define IMX8MP_RESET_A53_CORE_POR_RESET2 211#define IMX8MP_RESET_A53_CORE_POR_RESET3 312#define IMX8MP_RESET_A53_CORE_RESET0 413#define IMX8MP_RESET_A53_CORE_RESET1 514#define IMX8MP_RESET_A53_CORE_RESET2 615#define IMX8MP_RESET_A53_CORE_RESET3 716#define IMX8MP_RESET_A53_DBG_RESET0 817#define IMX8MP_RESET_A53_DBG_RESET1 918#define IMX8MP_RESET_A53_DBG_RESET2 1019#define IMX8MP_RESET_A53_DBG_RESET3 1120#define IMX8MP_RESET_A53_ETM_RESET0 1221#define IMX8MP_RESET_A53_ETM_RESET1 1322#define IMX8MP_RESET_A53_ETM_RESET2 1423#define IMX8MP_RESET_A53_ETM_RESET3 1524#define IMX8MP_RESET_A53_SOC_DBG_RESET 1625#define IMX8MP_RESET_A53_L2RESET 1726#define IMX8MP_RESET_SW_NON_SCLR_M7C_RST 1827#define IMX8MP_RESET_OTG1_PHY_RESET 1928#define IMX8MP_RESET_OTG2_PHY_RESET 2029#define IMX8MP_RESET_SUPERMIX_RESET 2130#define IMX8MP_RESET_AUDIOMIX_RESET 2231#define IMX8MP_RESET_MLMIX_RESET 2332#define IMX8MP_RESET_PCIEPHY 2433#define IMX8MP_RESET_PCIEPHY_PERST 2534#define IMX8MP_RESET_PCIE_CTRL_APPS_EN 2635#define IMX8MP_RESET_PCIE_CTRL_APPS_TURNOFF 2736#define IMX8MP_RESET_HDMI_PHY_APB_RESET 2837#define IMX8MP_RESET_MEDIA_RESET 2938#define IMX8MP_RESET_GPU2D_RESET 3039#define IMX8MP_RESET_GPU3D_RESET 3140#define IMX8MP_RESET_GPU_RESET 3241#define IMX8MP_RESET_VPU_RESET 3342#define IMX8MP_RESET_VPU_G1_RESET 3443#define IMX8MP_RESET_VPU_G2_RESET 3544#define IMX8MP_RESET_VPUVC8KE_RESET 3645#define IMX8MP_RESET_NOC_RESET 374647#define IMX8MP_RESET_NUM 384849#endif505152